en in L2, en wanneer het item niet wordt gevonden in beide cache, dan stuurt alleen een verzoek naar het hoofdgeheugen. Zoals je moet hebben gerealiseerd, is veel van de processor tijd verspild, bij het zoeken naar het item in de twee cache geheugen. Wanneer de processor vindt het gewenste gegevensitem in elk van de cache geheugens, wordt "cache hit" zou hebben plaatsgevonden; bij andere gelegenheden, een 'cache-miss' plaatsvindt. Data-items worden periodiek geactualiseerd en vervangen met behulp van verschillende algoritmen om de gevallen van cache hit te maximaliseren.
Men zou kunnen denken dat als cache-geheugen is zo snel, waarom niet implementeren groot genoeg om alle gegevens van het hoofdgeheugen in te slaan? De reden hiervoor is dat, hoewel cachegeheugen biedt snelle toegang, de snelheid komt op een hoge kosten. Vandaar dat een goede benutting van de beschikbare cachegeheugen is must.For meer informatie: https://www.electrocomputerwarehouse.com